硬件设计手册VerB1.0
2024/11/3大约 2 分钟
BP1048B2硬件IO定义设计手册/规范/注意事项
手册更新日志
2024-11-03 提交VerB三分频版本固件文档
简介
该版本为一种特殊场景应用的固件,又名三分频固件,固件的硬件定义和功能和VerA版本一模一样,区别是I2S输出为独立音效输出模式,可以作为三分频应用使用
BP1048 VerD固件功能概要
- 继承VerA版本固件的所有功能,不支持K歌应用
- 2进5出,主从一共2+2+1通道(DAC左右+I2S左右+DAC混合)通道输出,可用作三分频或者左右独立分频应用,并且三路通道可以单独调音互不影响
- 单机运算,相比于市场上那些双片方案更稳定,延迟/功耗/成本更低,并且无任何BUG
原理图概览
基础功能电路设计请阅读:硬件设计手册VerA
以下为三分频场景(2高音+2中音+1低音)的典型应用原理图,采用PCM5122作为I2S输出的数模转换(也可以直接使用支持I2S输入的功放)
此原理图仅供参考

典型应用场景
包含左右声道的三分频场景(2高音+2中音+1低音)
该应用场景2高音和2中音都支持输出立体声,分别连接DACLR和I2S输出,低音使用混合通道输出

TWS场景
在配对了TWS之后,支持单声道三分频,两个芯片分别输出左声道和右声道,不过需要注意的是,TWS在蓝牙模式下主机非常占资源,需要留意开启的音效数量,否则会卡顿,三分频固件下剩余的资源仅支持TWS简单分频场景,不支持复杂音效场景。